Строительный блокнот  Корпуса микропроцессорных микросхем 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 [ 28 ] 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121

aTkW

3TB UC (BA)

ASK RC в A]

Von A

U, HB

WLiSrS ЯС)

ySCjlA srs RC

ISA ASK Щ t

Рис 3 29 Временная анаграмма работы КР580ВВ55А в режиме 2

Ввофывоо

Ввод/вывоВ

ПадтВерп-дение npuet-d

Разреше ние выра ботки зоп

роса пор ра/ванин А

Запрос

пррры Вани й 4

Разреше ние выра

ботки зоп роса пре рыбанир В

ПпдтВерт -дение приема В

janpoL npepd! SoHUh В

Канал дЛ

lahan В8

1 гпроди руюш,ии

сигнал

3anui А

Разреше ние выра дотки зоп роса пре pbt 8п ни р А

Ввад/вс, dot

ВВоВ/Вь вед

Запрос прерь вами й А

Разпеше ние Выра ботки зап оосз пре

JblffOHUP

Строби руюшии сигнал записи В

Запрос преры -За и h в

[ трпб 1

сигнал запас и Л

ajpei Hur вь J датк ia poLO прерь! Oqhup Г Вь вод

адтвер>н-9еиие прие-а А

азремр нир ыра -Bcmf и jan раса прерь Вания па Вводу

Запрос \ / прерь - i \ / вания Х

1 /\

/ \

Кант ВА

Л а на л ВВ

Рис 3 30 Форматы слова состояния для режимов 1 и 2

а [нжим ! (ВВОД информации) 6 режим 2 (вывод информации) в режим



-Значении нараметрин

мни. макс.

Ток потребления. мА

Длительность сигнала RD, ис

Время установления данных на канале ЙЛ (ВВ. ВС] относительно сигнала RD, не

Время сохранения данных на канале ВА

(ВВ. ВС) относительно сигнала RD. не Время установления адреса А1. АО и сигнала CS относительно сигнала RD, не

Время сохранения адреса Al. АО и сигнала

CS относительно сигнала RD. не Время установления данных D7-DO относительно сигнала RD, не

Время сохранения данных D7 - DO относительно сигнала RD. не

Длительность сигнала WR, не

Время установления данных D7-DO относительно сигнала WR. не

Время сохранения данных D7 - DO относительно сигнала WR, не

Время установления адреса AI, АО и сигнала

CS относительно сигнала WR, не

Время сохранения адреса А1. АО и сигнала

CS относительно сигнала WR, не

Время сохранения данных на канале ВА (ВВ,

ВС) относительно сигнала WR.ac

Длительность сигнала STB RC, не

Время установления сигнала ASK RC относительно сигнала STB RC, не Время установления сигнала IRQ относительно сигнала STB RC, не

Время сохранения сигнала ASK RC относительно сигнала RD, не

Время сохранения сигнала IRQ относительно сигнала RD, не

Время установления данных на канале ВА (ВВ) относительно сигнала STB RC, не Время сохранения данных на канале ВА (ВВ) относительно сигнала STB RC, не Время установления сигнала STB WR относительно сигнала WR, не

Время сохранения сигнала STB WR относительно сигнала ASK WR. не Время установления сигнала IRQ относительно сигнала WR, не

Длительность сигнала ASK WR, не

Время сохранения сигнала IRQ относительно сигнала ASK WR, не

Время сохранения данных канала ВА. ВВ относительно сигнала WR. не

wi. (rd) ы{на ~ri>)

SG (ВЛ- до)

su (a-ITd) v (А - 7j) su [о-Ш) so (d-rd)

wl (wr)

su (d-Wr)

sG (d -Wr) w (a - Wr) (a-wr) so (ba -Wr)

w l (stb rg)

su (ask rc- stb rc) su (irq-stb rG)

v (ask rc-rd )

V (irq-W))

.SV {ba-stb rc)

sg (ba -stb rc) su(stb wr-wr)

V (STB WR ASK ViR)

su- {IRQ- WR) t

wl (ask r)

V(lRQ- ask WR)

so (ba -Wr)

300 0

0 0 0

400 100

100 180

250 150

300 300 300 400

650 350 850

350 350



Параметр

Обочначенне

Значения параметров

Время установления данных канала ВА отно сительио сигнала ASK WR, не Время сохранения данных канала ВА отно сительио сигнала ASK WR. ис

su {ва -ask wr) so (ва ЛS wr)

300 250

Примечания I Длительность сигнала sr прн включении или после подачи питания на микросхему должна составлять не менее 50 мс В других случаях длительность сигналов sr должна быть ие

менее 500 не

2 Время между двумя последовательными сигналами rd и (нли) wr должно быть не менее 850 не i Пояснения к условным обозначениям временных параметров приведены в примечаниях к табл 3 8

3.S. Микросхема KP580BTS7

Микросхема КР580ВТ67 ~ четырехкаиаль-ный программируемый контроллер прямого доступа к памяти (ПД), предназначен для высокоскоростного обмена данными между памятью системы и периферийными устройствами путем генерации массива последовательных адресов памяти по

метров заданного массива адресов ячеек памяти н управляющих сигналов Массив ад ресов, по которым происходит обмен данными между периферией н памятью, характеризуется начальным адресом, т. е. первым адресом начала обмена и числом циклов обращений к памяти После предоставления системной шины со стороны процессора микросхема может

требованию периферийного устройства

Микросхема осуществляет двунаправленный обмен данными между памятью и периферийными устройствами путем формирования в адресном канале микропроцессорной системы пара.

±

2S Ж

АО AI А1 A3

HLUA

впао

ляаг Ш1.

ВЗ В* П5 П6 В7

А5 AS

RB{y WR AE. STB A

вАтг

ВАШ ПАСКВ*.

ТС М12Й

J7 JL

Рис 3 31. ,Условиое графическое обозначение КР580ВТ57

Таблица 3.23

Вывод

/ 2 3 4

5 6 7

9 10

13 25,24, 14, 15

19,18, 17, 16

20 30,29, 28,27, 26,23, 22, 21

31 32-35

36 37 -40

Обоначенне

Тип вывода

RD /О WRJO

WR М128 RDY HLDA

STBA

АЕ HRQ

CS С

DACK0-DACK3

DRQ0-DRQ3

GND D0-D7

Ucc АО-АЗ

ТС А4-А7

Вход/выход Вход/выход Выход Выход Выход Вход Вход

Выход

Вы\и J Выход Вход Вход Вход Выходы

Входы

Входы выходы

Входы выходы Выход Выходы

функциональное назначение выводов

Чтение ввода/вывода Запись ввода/вывода Чтение памяти Запись памяти Модуль 128 Сигнал Готовность Сигнал Подтверждение захвата

Стробирующий сигнал адреса

Разрешение адреса Запрос захвата Выбор микросхемы Тактовый сигнал Сигнал Установка Подтверждение прямого доступа к памяти каналов 0-3-

Запрос прямого доступа к памяти каналов О-3 Общий

Канал данных

Напряжение питания Канал адреса

Конец счета Канал адреса



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 [ 28 ] 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121