Строительный блокнот Корпуса микропроцессорных микросхем Сигналы на входы микросхемы рекомендуется подавать после подачи напряжения питания. На основе микропроцессорного комплекта серии КР587 возможно построение вычислительных систем для конкретных условий применения и с необходимой функциональной мощностью (разрядность, быстродействие и т. п.). Вариант обобщенной структурной схемы 16-разрядного операционного блока (ОБ) с наличием всех схем микропроцессорного комплекта приведен на рис. 7.13. На все микросхемы поступают управляющие коды по микрокомандной магистрали. Соответствующий алгоритм функционирования ОБ обеспечивается микропрограммным блоком (на рисунке не приведен). Асинхронный принцип обмена позволяет строить микропроцессорные блоки без дополнительного оборудования. Глава 8 Микропроцессорный комплект серии К588 Микропроцессорный комплект серии К588, выполненный по низкопороговой КМДП-технологии, предназначен для построения встраиваемых н автономных микро-ЭВМ, совместимых по системе команд с микро-ЭВМ Элек-троннка-60 , а также для распределенных систем управления объектами. Построение микросхем серии К588 (наращиваемость, модульность, микропрограммное управление, автономность внутренней синхронизации) аналогично микросхемам серии КР587. Состав комплекта микросхем серии К588 приведен в табл. 8.1. Таблица 8.1
8.1. Микросхема К588ВС2 Микросхема К588ВС2 - арифметическое устройство микропроцессора (АУ), предназначено для применения совместно с микросхемами К588ВУ2 и К588ВП в процессоре 16-разрядной мнкро-ЭВМ и может быть использовано для построения операционных блоков различных цифровых средств. Арифметическое устройство является 16-разрядным автономным, асинхронным, микропрограммно управляемым модулем обработки цифровой информации, представляемой в двоичном коде. Условное графическое обозначение микросхемы приведено на рис. 8.1, назначение выводов - в табл. 8.2, структурная схема показана на рнс. 8.2. Мнкросхема К588ВС2 состоит нз следующих основных блоков: блока управления (БУ), предназначенного для дешифрации кодов микрокоманд и выработки управляющих сигналов к блокам схемы; блока регистров общего назначения (РОН) 16X16; арифметико-логического устройства (АЛУ), предназначеииого для выполнения арифметических и логических операций; регистра микрокоманд (РМ), предназначенного для хранения 12-разрядного управляющего слова во время цикла выполнения микрокоманды; регистра состояний (PC) - 16-разрядного регистра хранения информации. Старший полубайт состоит из триггера знака (ТЗ), триггера сравнения с нулем (ТН), триггера переполнения (ТПП), триггера расширения (TP); блока синхронизации (БС), предназначенного для формирования цикла работы микросхемы; блока формирования признаков состояний (БФПС), предназначенного для формирования признаков результата выполнения операции; буфера магистрали признаков состояний (БМПС), предназначенного для временного хранения и выдачи в однонаправленную магистраль состояний старшего полубайта регистра состояний; магистрали данных (МД), предназначенной для осуществления асинхронного приема и выдачи нформации по 16-разрядной магистрали данных;
Рис. 8.1. Условное графическое обозначение К588ВС2 Примечание Выводы 26-29 ие задействованы Прн подключении микросхемы эти выводы через резисторы сопротивлением 15-30 кОм подключаются к шине питания аккумулятора (А), предназначенного для временного хранения 16-разрядного слова; схемы обмена (СО), определяющей асинхронный обмен по магистрали данных; регистра управляющего слова (РУС), служащего для хранения дешифрированного набора управляющих сигналов. то-тп /г
Схема обмена. 00 Регистр ряраВлмщеео слева РУС вуфер магистрали еритаяе! состврний вмпе Регистр сестоямиВ PC -N Арифмгтикя-логи чесяее 1/сяаст- Аяяумулятор А блок РОН !ВЧ6 НКОШИ) Магистраль ванных Влея формирееаиия признаяев состояний блок синхрониооции ВС Тп \ MNS0-MNS11 CS ОРА IPA Jmetlue Запись кНоНЦШ) Жпщнимаемые. данные /ч приема чтения тнные I быаачи Рис. 8.3. Временная диаграмма работы К588ВС2 и К588ВУ2 Рис. 8.4. Схема включения К588ВС2 и К588ВУ2 ктгШ
MNS0-MHS11 CS F1 ОРА IPA KiioHids) {АЛУ) (АЛУ) Содмещепие фаз tp(OPt-CS)
|