Строительный блокнот Корпуса микропроцессорных микросхем 8.3. Микросхема К588ВР2 Микросхема К588ВР2 - арифметический умножитель (АР), предназначен для аппаратного выполнения операции умножения двух 16-разрядных двоичных чисел (операндов). Условное графическое обозначение микросхемы приведено на рис. 8.10, назначение выводов - в табл. 8.14, структурная схема показана иа рнс. 8.11, временная диаграмма работы - иа рнс. 8.12. Микросхема К588ВР2 включает в себя следующие основные блоки: 16-разрядный вход- ной/выходной регистр (РВВ); 16-разрядный регистр множимого (РММ); 16-разрядный регистр множителя (РМТ); 16-разрядный регистр выдачи младщей части произведения (БВМЧП); 16-разрядный регистр выдачи старшей части произведения (БВСЧП); блок формирования признаков (БФП); блок умножения матричного типа (БУМТ); блок сннхрони-зацнн (БС). Прием операндов, выполнение умножения и выдача результата выполняются микросхемой под управлением внешних сигналов синхронизации. Таблица 8.14
Примечание. D0-D15 - магистраль ввода/вывода данных; SELI- S£Z,5 - адресные сигналы. OUTWD - сигнал, свидетельствующий о выдаче результата в магистраль данных; /jVUD - сигнал приема операнда в одни нз регистров; ОЛ- сигнал, свидетельствующий о готовности микросхемы к выполнению следующего цикла. Регистр Блок выдачи старшрй чаши произвевения БВСЯП Блок формирования признаков БРП Блок умиотения матричного типа БУМТ
Рис. 8.10. Условное графическое обозначение К588ВР2 Регистр миотителя РМТ -25Г- Блок выдачи младшей часта произведения БВМЧП Блок синхронизации 6С Регистр множимого РММ Рнс. 8.11. Структурная схема К588ВР2 SELl SEU S£U SB-SIS TZZT xzzr ton lopz tm-iNm)i J-V 7-\ r J-v y-\-J ~\ Вход t X вход X ХВыходХ Хвыход X )Свыход)Г Рнс. 8.12. Временная диаграмма работы К588ВР2. Для выходных сигналов SF.LI. SEL2, пока.занных штриховой линией, время выполнения операции /ор2 Таблица 8.15 Значения сигналов
Таблица 8.16 Параметр Выходное напряжение низкого уровня при Ucc =5 В±5%, и, =3,7 В, U,l=0,8 В, /оь=0,8 мА, В Ток утечки высокого уровня на входе прн Uee=5 В±5%, и,н = исс-0,8 В, мкА Ток утечки низкого уровня на входе при Ucc=5 В±5%, (/, =4,7 В, (/,z,=0,8 В, мкА Ток утечки высокого уровня на выходе в состоянии выключено прн Ucc=5 В±5%, UiH = Ucc--0,8 В, мкА Ток утечки низкого уровня на выходе в состоянии выключено при Ucc=5 В±5%, t/,H=4,7 В, U,l = 0,8 В, мкА Выходной ток высокого уровня прн Ucr=b В±5%, U, - = 3,7 В, t/oH =4,1 В, мА Выходной ток низкого уровня при Uccb В±5%. Uih = = 3,7 В, (/;l=0,8 в, t/ l = 0,4 В, мА Ток потребления в статическом режиме при Ucc-5 В±:5%, t/,H=5,5 В, U,L=Cl В, мА Время выполнения операции при Uc<=5 В±5%, (/т=4,1 В, t/,L = 0,4 В, CilOO пФ, мкс Время задержки приема множителя прн Ucc =5 В±5%. (/, =4.1 В. (/,L = 0,4 В. С,.<100 пФ, не Время задержки сброса сигнала DN при приеме при Ucr = = 5 В±5%, (/, = 4,1 В, (/ .=0.4 В, Cl<100 пФ, не Обозначение Зиачення параметров [макс. (мии.)1 Ч.П. LOHZ I.OLZ U:y2 р (,),V- -/л/), HI. /> (ОН IN). IM (-0,4) (0,8) 0,09 0,6 0,7 200 в исходном (нерабочем) состоянии на управляющие выводы микросхемы SEL1-SEL3, INWD, OUTWD подают напряжение высокого уровня. Полный цикл работы микросхемы состоит из дйух циклов приема и трех циклов выдачи. В зависимости от комбинации адресных сигналов SEL1-SEL3 в совокупности с сигналами приема INWD и выдачи OUTWD микросхема выполняет циклы работ, приведенные в табл. 8.15. Последовательность и число циклов приема н выдачи можно произвольно изменять (по необходимости). Окончание каждого цикла работы и готовность микросхемы к выполнению следующего цикла определяются появлением иа выходе DN сигнала низкого уровня. При приеме это свидетельствует о завершении записи операнда в регистр, а при выдаче - об окончании формирования на внешних выводах магистрали данных DO-D15 16-разрядного результата. Умножение начинается одновременно с записью операнда в один нз регистров. Для возведения в квадрат запись операнда производится одновременно в оба регистра. Времена, указанные на временной диаграмме полного цикла работы микросхемы (см. рис. 8.12), означают следующее; ор -время выполнения операции умножения; t(DN~ /jVUD) l - время задержки приема множителя; ЦОД- VU7D)i,h - время задержки сброса сигнала DN после окончания приема. Основные параметры микросхемы приведены н табл. 8.16. 8.4. Микросхема К588ВГ1 Микросхема К588ВГ1 - системный контроллер (СК), предназначен для применения совместно с микросхемами К588ВУ2, К588ВС2 в процессоре 16-разрядной микро-ЭВМ. Мнкросхема является микропрограммно управляемым асинхронным модулем, обеспечивающим взаимосвязь микросхем процессора иа базе микропроцессорного комплекта серии К588 и организующим интерфейс процессора. Она выполняет следующие функции: ввод, ны-
Рис. 8.13. Условное графическое обозначение К588ВГ1 вод 16-разрядного слова илн байта; обслуживание внешних и внутренних прерываний; управление прямым доступом к памяти; управление двунаправленными приемопередатчиками. тт POP гротаетгр Ш1Т PC р т bi вг яз ei рам into-intj блок ввода / вывоОа БВ/Вв Блок прерываний БП Блок внутреннего управления БВУ ттттт мкинюмнгннтнно F1 cs RPLY твтштшс кр квз квг кв1 С1 сг Блок 1/правления приемопередатчика -ми БУП Блок прямого дострпа к памяти БПДП SACK вне цмр
|