Строительный блокнот  Корпуса микропроцессорных микросхем 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 [ 90 ] 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121

W m HD IN

Вяоя 1/про1летя

тем тформации СО

mi А/

блок Ф0рмиро1анш1 контроял чет/tocmu F


в/ШНт)

В2(0)-К2(7)

Рис. 8.20. Структурная схема К588ИР1

Рис. 8.21. Временная диаграмма работы К588ИР1:

i{K2-Wfi - время передачи информации из канала К/ 8 канал К2 по сигналу Запись ; t{K\~wn) - время удержания информации в канале К1 до сигнала сЗапнсь ; i{MR-Ki)-~ время удержания информации в канале Ю после сигнала Запись

л/ ш

. t(Ki-m)

t(KZ-WR)

Данные X J-g cocm Данные )Tcocm

Микросхема работает в двух режимах формирования и контроля четности.

Функционирование микросхемы разрешает-ся наличием сигнала низкого уровня на входе CS Считывание информации производится независимо от сигнала CS. При сигнале CS высокого уровня выход WR1 находится в состоянии отключено .

Запись информации происходит по отрицательному фронту сигнала WR. Если в режиме контроля обнаруживается ошибка по четности принимаемой информации, то запись не производится и сигнал WR1 не формируется, формируется сигнал низкого уровня на выходе ER.

Чтение информации происходит независимо от сигналов WR и CS. В случае, когда на выходе RD сигнал высокого уровня, выходы К2(0)-К2(7) устанавливаются в состояние выключено .

В режиме контроля четности сигнал RD должен иметь высокий уровень.

Наличие на входе IN сигнала низкого уровня вызывает инверсию считываемой информации.

Все функции микросхема выполняет под управлением внешних сигналов синхронизации.

Осиовные параметры микросхемы К588ИР1 приведены в табл. 8.25.

Таблица 8.25

Сигнал ER сохраняется равным низкому уровню в случае возникновения ошибки в режиме контроля до тех пор, пока иа входах К1(0)~К1(7) и BIT сохраняется информация, вызывающая указанную опшбку.

Параметр

Обозначение

Значения параметрвв [макс, мни.) ]

Выходное напряжение низкого уровня при

UcC = b В±5%, loL =

= 0,8 мА, U, ==Ucc- -0,8 В, (/,L=0,8 В, В

0,4 0,4



Параметр

Обозначение

Выходное напряжение высокого уровня при Ucc=5 В±5%, /он = = 0,4 мА; U,h = Ucc- -0,8 В, а,1. = 0,8 В, В

Выходной ток низкого уровня при Ucc =5 В± ±5%, UoL = 0,4 В, U,l = = 0,8 В, U,h = Ucc - -0,8 В, мА

Выходной ток высокого уровня при Ucc =5 В± ±5%, = 0,8 В, UiH = Ucc-0,8 В, UoH = Ucc-OA В, мА

Ток потребления при Ucc = 5 В±5%, и,н = = С/с с-0,4 В, мкА

Ток утечки высокого уровня на входе при Ucc = 5 В±5%, U;h = 6гс-0,8 В, мкА

Выходной ток низкого уровня в состоянии выключено при Ucc - = 5 В±5%, а,ь =0,8 В, U,h=Ucc~0,8 В, U l = = Ucc-0,8 В, мкА

Ток утечки низкого уровня на входе при Ucc = 5 В±5%, U,l = = 0,8 В, мкА

Время записи информации при Ucc = 5 В±5%, U,h = Ucc~0,4 В, U,l=OA В, Ci.< 100 пФ,

Время считывания информации при Ucc = = 5 В±5%, и, = = Urc-OA В, и,1,= = 0,4 В, Ci.< 100 пФ, НС

LIH

Значения параметров (макс.. мин )

,3,7J /1 J0

.0.8)

-0,6 -0,4

J5 30

300 500

- 15 -30

80 100

120 150

Примечание Значения параметров, указанные а числителе дроби, соответствуют температуре окружающей среды 4-25 °С, в знаменателе - диапазону температур от -10 до -1-70 С.

8.7. Микросхема К588ВГ2

Микросхема К588ВГ2 - контроллер запоминающего устройства (КЗУ), предназначен для согласования интерфейса полупроводникового оперативного или постоянного запомина-

Aft А15

I1AI3 ПАП DAIS

wrsT

SYNL DIN

поит

csa csi

RPLY

RCR RCW

Рис. 8.22. Условное графическое обозначение К588ВГ2

Ж MN тттттг т esa csi ш itcw

mm t t t I

Smk обмена BO

блок ипровления чтением/оаписью БУЧЗ

блок выбора модуля

ms ВАН, лт ais ао- aij

Рис. 8.23. Структурная схема К588ВГ2


CSO,

WTST

Рис. 8.24. Временная диаграмма цикла ввод/модификация/вывод микросхемы К588ВГ2



Вывод

Обозначение

Тип вывода

Функциональное назначение выводов

RPLY

Выход

Ответ устройства

Вход/выход

Задержка при чтении

SYNC

Вход

Синхронизация обмена

DA 15. D413, DAO

Входы

Разряды 15-13, 0 шины адреса данных DA

DOUT

Вход

Управление записью данных

Общий

Вход

Управление чтением данных

WTBT

Вход

Управление запись/байт

12-14

A13-A15

Входы

Разряды 13-15 адреса

Выход

Выборка кристалла для младщего байта

Выход

Выборка кристалла для старщего байта

Вход/выход

Задержка при записи

Напряжение питания

ющего устройства (ЗУ) с интерфейсом микро-ЭВМ.

Условное графическое обозначение микросхемы приведено на рис. 8.22, назначение выводов - в табл. 8.26, структурная схема показана на рнс. 8.23.

Таблица 8.27

Значения сигналов

Операция

.SYMC

WTBT

1 CSl

Считывание или

считывание/запись

слова DA0-DA15

Запись в младший

байт DA0-DA15

Запись в старший

байт DA8-DA15

Нет выборки ЗУ

Примечание X - состояние входа безразлично.

Микросхема включает в себя следующие основные блоки: блок обмена (БО); блок управления чтением/записью (БУЧЗ); блок выбора модуля (БВМ).

Выводы А13-А15 микросхемы при включении в состав конкретного модуля ЗУ соедния-

ются с шиной питания нли общей шиной для задания адреса данного модуля.

Выполнение операций в модуле ЗУ разрешается только при совпадении кода старших разрядов шины адреса данных МОИ DA13- DA15 с кодом, заданным на выводах А13--А15 КЗУ, входящего в данный модуль.

Сигналы CSO, CS1, формируемые КЗУ, служат сигналами выборки в модуле КЗУ соответственно младшего и старшего байтов 16-разрядного слова. Значения CSO и CS1 и адресованном КЗУ определяются значениями сигналов WTBT, DAO в соответствии с требованиями МОИ, изложенными в табл. 8.27.

К выводам RCR и RCW подключаются резисторы (иа шину питания) и конденсаторы (на общую шину), которые определяют задержку выдачи сигнала RPLY относительно сигналов, CSO, CS1 при считывании илн записи данных в модуле ЗУ. Параметры этих ЛС-цепей должны подбираться в зависимости от быстродействия использованных в модуле микросхем ЗУ таким образом, чтобы при наличии сигнала DIN-0 сигнал RPLY-0 ие опережал выдачу информации из модуля ЗУ на шниу данных микропроцессорной системы, а при наличии сигнала DOUT-0 гарантировалась запись информации в модуле ЗУ.

Временная диаграмма выполнения цикла ввод/модифнкация/вывод приведена иа рис. 8.24.

Осиовные параметры микросхемы К588ВГ2 приведены в табл. 8.28.



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 [ 90 ] 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121