Строительный блокнот Триггеры счетчики и регистры Таблица 1.7. Состояния в микросхеме К531АПЗ Таблица 1.8. Состояния в микросхеме К531АП4
шения ЕО подать напряжения низкого уровня, канал будет передавать данные слева направо через DD1.1 (рис. 1.17,6), поскольку выход нижнего по схеме усилителя DD1.2 разомкнут. При напряжении высокого уровня ЕО = В входом станет вывод В. Данные можно передавать по проводнику шины данных справа налево через DDI.2 (рис. 1.17, в). Выход элемента DD1.1 окажется разомкнутым. Противофазные входы ЕОа и ЕОв микросхемы К531АП4 позволяют использовать ее как четыре ДНШУ. Для микросхемы К531АПЗ между входами ЕОа и EOj, для такого режима потребуется включить инвертор. Ш1 MtltUiJ BBI ДНШУ BBt ДНШУ li В ВходА ]BB1.Z ВВ12 ВыходА ВходЗ 5В ЛВ Рис. 1.17. Функциональная схема двунаправленного шинного усилителя (а); передача сигнала слева направо (6); передача сигнала справаналево (s) Микросхема К555ИП6 (рис. 1.18, а) содержит четыре ДНШУ с инверсией. В микросхеме К155ИП7 (рис. 1.18,6), аналогичной предыдущей по цоколевке, ДНШУ сигнал не инвертирует. Состояния ДНШУ в этих микросхемах приведены в табл. 1.9. Усилители в микросхемах ИП6 и ИП7 имеют входные пороги как у триггера Шмитта. Недостаток ДНШУ этих микросхем в том, что возможен прием недопустимого и опасного сигнала управления ЕОа=Н и ЕОа = В, когда оба усилителя в канале открыты. Для микросхемы ИП6 ток потребления IJ. =28 мА, если на выходах напряжение низкого уровня и 33 мА, когда все выходы разомкнуты. Для микросхемы ИП7 аналогичные токи равны 40 мА и 43 мА. Время задержки выключения от низкого уровня к разомкнутому состоянию Z составляет 35 не. 3-788 Микросхема К555АП6 (рис. 1.18, s) содержит восемь ДНШУ с тремя состояниями выходов: два входа разрешения Едд (переключение направления каналов) и ЕО (перевод выхода канала в состояние Z). У микросхемы нет недопустимых сигналов управления (см. табл. 1,10). К553/1П6 М55ИПБ К155ИЛ7 AZ-АЗ- 1-53 13 . -£0, -в j AO. Al- AZ- A3-Ai-A5-AB-A7- IB п ВЗ -в5 -в7 Рис, 1,18. Двунаправленные шинные усилители Она потребляет ток 90 мА, когда на всех входах присутствует напряжение низкого уровня, и 95 мА, если выходы каналов переведены в разомкнутое состояние Z. Время задержки выключения в состояние Z составляет 30 ... 40 не. 1.6, СХЕМОТЕХНИКА ЭЛЕМЕНТОВ И, ИЛИ, И/ИЛИ Микросхемы ТТЛ построены на биполярных транзисторах, базы которых должны получать насыщающий ток относительно заземленных эмиттеров. Другими с.товами, иа биполярных транзисторах слож- Таблица 1.9. Состояния ДНШУ в микросхемах К155ИП6 и К155ИП7
Таблица 1.10. Состояния ДНШУ в микросхеме К555АП6
но спроектировать схему логического элемента, где транзисторы включены последовательно, столбиком (сравните с включением полевых транзисторов, см. рис. 2.8, а), которые управляются не входным током, а входными напряжениями. Эта схемотехническая особенность усложняет логический элемент ИЛИ. Чтобы в определенной последовательности юучать схемотехнику элементов ТТЛ, составим таблицу функций И, И, ИЛИ, ИЛИ. Простейший вариант здесь - функции двух логических входов А и В. Каждая переменная А и В на рис. 1.19 моделируется электронным ключом, который можно замкнуть или разомкнуть. Если ключи соединить параллельно, получим логику ИЛИ, так как ток в цепи появится,
Рис. 1.19. Двухвходовые логические элементы И (а), ИЛИ (б) и таблица их состояний (в)
|