Строительный блокнот Триггеры счетчики и регистры
Рис. 3.43. Схема проверки на четность К1500ИП160
Рис. 3.44. Сверхскоростные мультиплексоры: а-К1500КП163; 6-К1500КП164 Таблица 3.33. Состояния выходов микросхемы К1500ИП160 прн проверке слов An и Вп на четность
входам А и В схема имеет малое время задержки 0,6...1,4 не, поэтому этн входы используются для наращивания устройства проверки четности до шестнадцати или большего количества бит. Сигналы четности (нечетности) выделяются на выходах Qa и Qb согласно данным табл. 3.33. Если два цифров ых слова поразрядно равны: АО = ВО, А1 = В1...А7=В7, то на выходе С появляется низкий уровень, свидетельствующий о равенстве слов А и В. При любых других сочетаниях кодов на входах An и Вп на выходе С? появится напряжение высокого уровня. Микросхема К1500ИП160 потребляет мощность 400 мВт, то к питания находится в пределах от 57 до 115 мА. Сигнал на выходе С появляется через интервал времени 1,2...2,9 не. Микросхемы К1500КП163 и К1500КП164 (рис. 3.44) представляют в серии К1500 сверхбыстродействующие мультиплексоры. Первая из них (рис. 3.44, а) - двойная, восьмиразрядная, вторая (рис. 3.44, б) шестнадцатиразрядная. У схемы К1500КТ163 только три адресных входа SO-S2 (см. табл. 3.34), поэтому выбранный код адреса в каждом мультиплексоре подключает выход Qa и Qb к одноименным разрядам слов А и В. Потребление тока питания находится в пределах 76...153 мА, наибольшее время 1зд,р,ср наблюдается для адресных входов (1,4...2,6 не). Задержка от входов сигналов А и В находится в пределах 0,8...1,7 НС. Микросхема КП164 потребляет мощность 325 мВт. Таблица 3.34. Состояния для мультиплексора К1500КП163
Таблица 3.35. Состояния для мультиплексора К1500КП164
ПРИЛОЖЕНИЕ Таблица П1. Мнемонические обозначения на функциональных схемах и в таблицах состояний обозначение Исходное название Значение, расшифровка АО -A3 А<В, А>В ВО-ВЗ B/D. 2/То С Со Свх> Qn Сп Сп+1. Сп+4 Сп+х. Сц+у, Cn+z CPU Свых. Cout Operand A Parity Arifhmetic logic unit Asynchro/Synchro Operand В Binary/Decimal Clock input Count down Clock enable Count enable parallel Count enable trickle Clear Carry in Carry in Carry out Carry outputs Central processor unit Carry out Chip select Слово, байт, операнд A для четырехразрядного арнфметичес-ко-логического устройства (АЛУ) Выход равенства операндов А и В в АЛУ Выходы неравенства операндов А и В в АЛУ Арифметическо-логическое устройство, АЛУ Вход переключения асинхронного и синхронного режимов Слово, бант, операнд В (для четырехразрядного АЛУ) Вход переключения счета двоичного (В) на десятичный (D) Вход тактовых импульсов Вход тактовых импульсов для уменьшения счета Вход разрешения тактовым импульсам Вход параллельного наращивания числа разрядов счетчика Трюковый вход разрешения счета, необходимый при наращивании разрядности счетчиков Вход сброса, очистки счетчика Вход для разряда переноса Вход переноса в сумматор Выходы переноса: от сумматора (Cn+i), от четырехразрядного АЛУ (Сп-ц) Выходы вспомогательных сигналов переноса от узла уско-зенного переноса для АЛУ ДПУ - центральное процессорное (обрабатывающее) уст- )ойство Зыход старшего разряда для переноса Выбор кристалла; доступ к одной из микросхем, входящих в устройство
|