Строительный блокнот  Триггеры счетчики и регистры 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 [ 114 ] 115 116

Значение, расшифровка

DO - D3 - Dn

DEMUX

DL, DR

DSL, DSR DSO - DS7 E

EC EE EI

FO -F3

GS H

II-116

Count up

Carry lock ahead unit

D-flip-flop Data input

Parallel inputs

Demultiplexer Data serial input Data select Data left, data right

Data shift left, data

shift right

Data serial inputs

Enable

Enable count Enable even Enable input

Enable input/output

Enable output Function outputs

Carry generation

Group signal Histeresys input

Input/Output Inputs 1-16 JK-flip-flop JK-inputs

Least significant bit Mode control

Вход тактовых импульсов для

увеличения счета

Схема ускоренного переноса

(СУП)

D-триггер

Вход данных триггера, счетчика, регистра

Входы параллельной загрузки данных в счетчики, регистры Демультиплексор Вход последовательных данных Вход выбора данных Входы для последовательной загрузки данных слева и справа (в регистр)

Входы для сдвига чанных влево, вправо

Входы данных последовательные (разряды 0...7) Вход для сигнала разрешения Вход разрешения счета Вход разрешения, четный Вывод микросхемы, по которому дается разрешение приему входных данных (разрешение входу); вывод стробирования входа

Вывод для одновременного разрешения как по входу, так и по выходу

Вывод разрешения по выходу Выходы функции, результата работы АЛУ

Вспомогательный сигнал переноса между АЛУ и СУП То Же, групповой сигнал Вход управления гистерезисом логического элемента Один провод порта вход/выход Входы 16-разрядного слова JK-триггер

Входы J нД управления триггером

Младший значащий разряд, МЗР

Вход переключения режимов Арифметика - логика для АЛУ



Значение, расшифровка

SUB SUM

so - S3 - Sn 20, 2E

Most significant bit Multiplexer Odd enable Polarity input Carry propagation

Parallel enable load Parallel /serial

Outputs

Q-output conversion complete Previous set Reset

Read output Read adresses A and В Read enable RS-flip-flop, RS-latch Timing components

Set enable Start

Succesive approximation rigister Serial input Serial inputs right, SI left

Synchro reset

Subtractor

Summator

Select inputs

Sum odd. Sura even

Sum outputs

Старший значащий разряд, СЗР Мультиплексор Вход разрешения нечетный Вход Полярности Вспомогательный сигнал распространения переноса между АЛУ и СУП

Вход разрешения параллельной загрузки

Вход переключения режимов работы: параллельного и последовательного

Прямой Q и инверсный Q выходы

Выход завершения преобразования

Предварительная.установка Асинхронный сброс данных триггера, счетчика, регистра Выход чтения Адреса чтения А и В Вход разрешения чтения RS-триггер, RS-защелка Наименование выводов для подключения времязадающих элементов

Установка триггера, счетчика, регистра

Разрешение предварительной параллельной записи в счетчнк, установки

Вход запуска регистра последовательного приближения Регистр последовательного приближения РПП Вход последовательный Входы последовательные справа и слева

Вход сброса счетчика, регистра, синхронного с тактовым импульсом Вычитатель Сумматор

Входы выбора режимов работы Выходы сумм четности и нечетности

Выходы суммы



Значение, расшифровка

Toggle flip-flop

Terminal count

Thrue/complement

Terminal count down

Terminal count up

ии.пК

ии.пЭ

Up/Down

Wright input

WA, WB

Wright adresse.s A, В

Wright enable

Z-state

Ou put

Высокий

Низкий

в, н

Высокий, низкий

П-q. q

Qn. Qn+i

Триггер, делящий частоту иа два

Выход окончания счета Вход переключения кодов: прямой - дополнительный То же, на уменьщение счета То же, на увеличение счета Напряжение коллекторного питания

Напряжение эмиттерного питания

Вход управления реверсивным счетчиком: больше/меньще Вход записи в память Адреса записи в память А и В Вход разрещення записи Z-состоянне для логического элемента с тремя состояниями, разрыв цепи выхода Выход логического элемента Высокий статический (входной или выходной) уровень Низкий статический уровень Логические уровни перед приходом тактового перепада Схема безразлична к любым сигналам на данном входе (см. таблицы состояний) Микросхема с таким названием выпускается (см. таблицы номенклатуры)

Положительный запускающий перепад (фронт) на тактовом входе

Отрицательный запускающий перепад (срез) на тактовом входе

Полный импульс запуска на тактовом входе

Состояния выходов (уровни q = B или q=H) перед приходом тактового импульса (перепада) Окончательные выходные уровни (Q=B нли Н и Q=H или В) после прихода тактового импульса (перепада) Состояние выхода в моменты

tn и tn-bl



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 [ 114 ] 115 116