Строительный блокнот  Триггеры счетчики и регистры 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 [ 41 ] 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116

сбг-Sx/SbixS-

Ехрыхг-

R . 10

US7 18

Msi To

-Вх./вьЩ -Bx/BblxS -BxlBblx3 -BxiBbix)

=Nlh

ft) so 31 изо R С EOl m

Рие. 1.90. Регистр К531ИР24 (a) и его цоколевка (б)

jBx.]BbtX.7

-Bx.JBbix.B

-jBx.lBbix.B

-Вх.1ВыхЛ rBxjBbixJ -Jx.jBbiX.Z

-BX.jBblX.l

jBxJSbix.U

цоследовательных данных DSO н DS7 (входы данных слева и справа). Имеются и аналогичные выходы Q0 и Q7. Параллельные данные загружают в регистр и считывают из регистра через выводы Вх./Вых.О - Вх./Вых.7. Работа порта управляется входами выбора режима работы SO и S1, а также двумя выводами Е01 и Е02, по которым дается разрешение выходам. Входы выбора режима SO и S1, входы последовательных данных DSO и DS7, а также входы параллельных данных открываются синхронно с положительным перепадом импульсов на тактовом входе С. Непосредственно перед приходом этого перепада уровни на всех других входах должны быть зафиксированы.

Вход сброса R - асинхронный. Напряжение низкого уровня на нем запрещает действие тактового н других входов и переводит регистр в нулевое состояние. Для последовательного соединения двух н более



регистров ИР24 следует выход Q7 первого регистра соединить со входом DSO второго. Для организации кольцевой рециркуляции нескольких . восьмиразрядных слов необходимо выход q7 последнего в линейке регистра присоединить ко входу DSO первого. Линейка превратится в кольцо.

Выводы микросхемы Вх./Вых., образующие порт данных, имеют три режима работы (см. табл. 1.60). Если на оба входа разрешения Е01 н Е02 поданы напряжения низкого уровня и один (нлн оба) входа выбора SO и S1 принимают напряжения низкого уровня, то все восемь выводов порта служат выходами н на ннх присутствует код, содержащийся в регистре (режим считывания). Если на входах 80 и S1 напряжения высокого уровня, через все выводы порта в регистр загружаются данные из шнны системы. Загрузка совпадает с очередным положительным перепадом на тактовом входе.

Таблица 1.60. Управление выходами регистра К531ИР24

Вход

Режим работы

(в регистре)

Выводы Вх./Вых.О- Вх./Вых.7

Считывание из регистра

н н н н

н в н в

н в н в

Выходы данных

Загрузка в регистр

Qn= =Вх./Вых.

Входы данных

Разрыв выводов. Вх./Вых.

Таблица 1.61. Режимы работы регистра К531 ИР24

Режим работы

Вход

Выход

Вход

SR для 74LS323

DS3 DS7

Вх./ Вых.

Внутри регистра Q1-Q6

Сброс

Сдвиг вправо

qo-qe

qo-qs

Сдвиг влево

02-q7

Хранение

Параллель-

ная загрузка



Выходы микросхемы окажутся в разомкнутом Z-состояиии, если на одном нз входов Е01 и Е02 будет напряжение высокого уровня (вместо сочетания - оба низкого уровня). Режим работы входов DSO- DS7 можно установить согласно табл. 1.61. Выходные буферные усилители регистра ИР24 предназначены для обслуживания шин с емкостным характером нагрузки.

Регистр К531ИР24 потребляет ток 60 мА, его тактовая частота превышает 35 МГц. Выходной стекающий ток Тых превышает 30 мА (в Z-состоянии менее 0,4 мА). Ток выхода высокого уровня прн Z-состоянии не превышает 40 мкА.

Микросхема 74LS323 (рнс. 1.91, а) ~ вариант предыдущей микросхемы К531ИР24, имеющей вход синхронного сброса SR. На рис. 1.91,6 показан узел синхронного сброса, который можно сравнить с фрагментом схемы (рис. 1.90, а), на котором буквами А-Д обозначе-

ь 1Г> *

й S

41 €

SB SI т втЩй с JBSO

Щ I 18\ 17\ rs\ ts\ / 1 15\ /г tl\

ltLSSZS

i\ г\ з\ I s\ В\ 71 *1 9\го\ СП Ет cm > . г.. 5

5Q т Ш

SJ. См Cs

S is

S .g ,§ .g

Рис. 1.91. Регистр 74LS323 со входом синхронного сброса


ны точки разрыва проводов. В табл. 1.61 была предусмотрена колонка данных SR, показывающая, что синхронный сброс данным дается в момент положительного перепада на тактовом входе, если на вход SR предварительно подано напряженне высокого уровня. Остальные детали схемотехники и функционального описания аналогичны регистру К531ИР24.

Микросхема К533ИР25 (рис. 1.92) - четырехразрядный, сдвиговый регистр, имеющий выходы с Z-состоянием и дополнительный выход Q3 от триггера последнего разряда. Этот сигнал не передается через буферный усилитель с третьим Z-состоянием, потому что выход Q3 необходим для увеличения числа каскадов таких регистров. В любом режиме данные с выхода Q3 будут подаваться на последовательный вход DSI последующего регистра.

Вход параллельного разрешения РЕ имеет активный уровень высокий, прн котором разрешается параллельная загрузка в регистр. Если на входе РЕ напряжение низкого уровня, данные поступают на вход DSI и далее сдвигаются вправо. Входы данных DSI DO-D3 н вход управления РЕ - синхронные. Онн действуют в момент отрицательного перепада на тактовом входе С. Вход сброса R - асинхронный.



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 [ 41 ] 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116