Строительный блокнот  Триггеры счетчики и регистры 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 [ 58 ] 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116

слова) и 20 (выход нечетности). Назначение данной микросхемы соответствует К155ИП2. Состояния ее выходов в зависимости от числа высоких логических уровней, присутствующих на входах 10-18, сведены в табл. 1.104.

Микросхему ИП5 можно применить для проверки на четность слов, имеющих число разрядов большее, чем девять. Например, при длине слова 81 бит следует брать десять микросхем ИП5: девять из ннх создадут 81 вход, к девяти входам 10-18 десятой микросхемы следует подключить выходы 2Е первых девяти микросхем. Результат проверки получим на выходах 2Е и 20 десятой микросхемы. Время проверки на четность такой двухступенчатой схемой 81-разрядного слова не превышает 40 не. Ток, потребляемый одной микросхемой К531ИП5П, составляет 105 мА, время задержки распространения сигнала не более 21 не.

Микросхема К155ИПЗ (рис. 1.130) - четырехразрядное, скоростное АЛУ. Оно может работать в двух режимах, выполняя либо 16 логических, либо 16 арифметических операций. Для получения максимального быстродействия при обработке длинных цифровых слов в схе.ме АЛУ (рис. 1.130, а) присутствует внутренняя СУП.

На входы АО-A3 (активные уровни - низкие) подается четырехразрядное слово А (операнд А), на входы ВО-ВЗ - аналогичное слово-операнд В. Арифметико-логическое устройство имеет четыре входа выбора SO-S3, с помощью которых можно выбрать 2*= 16 функций устройства. Реально число этих функций в 2 раза больше: с помощью входа М (mode control) переключаются режимы и АЛУ выполняет либо 16 арифметических операций, либо генерирует 16 логических функций двух переменных.

На входе Сп принимается входной сигнал переноса. Результат выпол-нения одной из 32 выбранных функций АЛУ появляется на выходах F0-F3 (активные уровни - низкие). На выходе выделяется сигнал переноса (после четырех разрядов). Этот сигнал подается на вход Сп следующего АЛУ при составлении схем АЛУ большей емкости. Микросхема ИПЗ имеет три вспомогательных выхода: А=В -выход компаратора, отображающий равенство операндов (выход имеет открытый колектор), Q -выход генерации переноса, Р - выход распространения переноса. Выходы Q и Р имеют активные низкие уровни.

Микросхема К155ИПЗ управляется параллельными входами выбора SO-S3 и входом управления режимом М. Если на входе М напряжение высокого уровня, запрещаются все внутренние переносы и прибор будет исполнять логические операции поразрядно. При напряжении низкого уровня на входе М переносы разрешаются и будут выполняться арифметические операции над двумя четырехразрядными словами. За счет полной внутренней СУП сигнал переноса на выходе Сп+4 появляется при каждом входном сигнале переноса, поступившем на вход С . Для организации переноса между корпусами АЛУ объединяемыми в. многоразрядную схему, используются выходы Р и G. Данные, появляющиеся на них, не зависят от состояния входа переноса Сп.

Если от многокорпусного АЛУ не требуется максимальное быстродействие, можно использовать простой режим пульсирующего переноса. Для этого выход переноса Cn+t соединяют со входом переноса Сп следующего АЛУ. Для обеспечения высокоскоростных операций следует включать между приборами К155ИПЗ специальную микросхему уско-

12-788 177



ренного переноса К155ИП4. Один корпус ИП4 (см. рис. 1.132) может обслуживать четыре АЛУ ИПЗ.

На выходе компаратора, т. е. на выходе отображения эквивалентности А=В, будет напряжение высокого уровня, если на всех четырех выходах F оказались высокие логические уровни: Этот выход применя-

3 г-

В} -

i>

5 в 7,

о-ffl

AS

a)

Al 61 Iz BZ A3 вз Б С ц P AB ГЗ

гз\ гг\ г/\ и ;; ie\ w д я

К1в5ИПЗ

/I /I Jl I Я ffl 71 *1 1 10} гП 12\ 80 АО S3 зг St so Сп М F0 П П

Рис. 1.130. Арифметическо-логическое устройство ИПЗ (а) и его цоколевка (б)



ется для отображения логической эквивалентности четырехбитных слов, если АЛУ работает в режиме вычитания. Выход А=В имеет открытый коллектор, что дает возможность объединить несколько таких выходов по схеме проволочное И . Таким способом можно срав-

ВО -

-I-AZ

20 -

SI -

- вг

. 7

К155ИПЗ

On -

- ВЗ

Го±

rzIL,

во -

АОЦ S2±.

Fl FZllA

К155ИПЗ

f-AZ BZ IIA5 \IBJ

Рис. 1.131. Входы н выходы АЛУ

3S РЗ SJ Са+х Сп*!1 в Cnz Щ !5\ П\ tf g 1t\ tO\ 3\

KtSSHOt

A г\ jl 1 5l ffl 7l *

Й n 61 St PI P

Рнс. 1.132. Схема ускоренного переноса ИП4 (а) и ее цоколевка (б) 12* 17Э



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 [ 58 ] 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116