Строительный блокнот  Триггеры счетчики и регистры 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 [ 81 ] 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116

На выходе переноса Свых нормальное напряжение высокого уровня. Оно переключается к низкому уровню, если в режиме больше счет стал максимальным (или минимальным в режиме меньше ). В это время иа входе Свх сигнал разрешающий, т. е. напряжение низкого уровня. Если вывод Свх не используется, его надо подключить к нулю.

Счет будет вестись в двоичном формате, если на входе B/D (Бинарный/Децимальный) присутствует напряжение высокого уровня. Счет будет десятичным, если на вход B/D подано напряжение низкого уров ня. Наконец, счетчик увеличивает содержимое, если на вход U/D (Больше/Меньше) подается напряжение высокого уровня. При напряжении низкого уровня на входе U/D счет уменьшается.

При параллельном соединении тактовых входов нескольких счетчиков К561ИЕ14 получим быстрый синхронный счет. В асинхронном режиме многокаскадный счетчик работает медленнее. Максимальная

Таблица 2.21. Сигналы управления счетчиком К561ИЕ16

Вход управления

Сигнал

Режим

Бинарный/Децимальный

1 (В)

Двоичный счет

(B/D)

0 (В)

Десятичный счет

Больше/Меньше

Счет на увеличение

(U/D)

Счет на уменьшение

Разрешение установки

Прием от параллельных входов

(SE)

Нет приема

Вход переноса (запрет так-

После тактового перепада не

товых импульсов)

считает

(С )

Считает

тактовая частота для счетчика К561ИЕ14 2 МГц (при Пи.пЮ В), время установления режимов после их переключения - более 460 не, длительность времени импульса предварительной записи по входам S0--S3 не менее 320 не (660 не при напряжении питания 3 В), Сигналы управления для счетчика К561ИЕ14 сведены в табл. 2.21.

Микросхема К561ИЕ16 (рис. 2.46) содержит 14-разрядный асинхронный счетчик (счетчик пульсаций), дающий на своих выходах Q0- Q13 16 384 двоичных отсчетов (сравните со счетчиком К176ИЕ5, рис. 2.36, а). Счетчик имеет выходной каскад, формирующий (обосчгряющий) тактовые импульсы. Схема входной части счетчика (формирователь и первый триггер со схемой мастер-помощник) показаны на рис. 2.46, б. Выходной провод Q0 получает сигнал от буферного инвертора.

Счетчик сбрасывает выходные сигналы в нуль при напряжении высокого уровня на входе сброса R. Содержимое счетчика увеличивается согласно каждому отрицательному перепаду тактового импульса. Максимальная тактовая частота достигает 3 МГц, длительность импульса сброса должна превышать 550 не.

Микросхема К561ИЕ19 (рис. 2.47)-пятиразрядный синхронный счетчик по схеме Джонсона. От каждого триггера счетчика сделан ин-



m.f иш mis

iM>-i>T

BOIA

irns uniB

Vii n QW 03 07 08 В С 00 16\ J5\ m IJ\ 1Z\ 10\ 9\ шш

J£ BBiBBBiB \ ввш

KSBIHEIB

7Г7Г7ГТГ7Г7Г7Г71

C/7 012 QIJ QS Of QB OJ a)

иат№ид2 йв

BBVJ

ввп5

каскад] в)

Рис. 2.46. Счетчик К561ИЕ16:

а - цоколевка; б -схема одного двухступенчатого триггера из этого счетчика

S1 J

S2 7

YJr Yl: Yi

R С at St as SB so 38\ i5\ m m Щ ?;i io\ 3\

SJ 9

ffi la

П5В1ИЕ1Э

5 QO

n Z\ S\ 15\ B\ 7\ e[ \ Л SO St Ql 00 QZSZ O)

Рис. 2.47. Счетчик К561ИЕ19: о - схема; б - цоколевка

V V V V



О w го

ЖПРПППППППППППППППППППП такт

so sz

SJ QO

Неопределенно до SE-B

Mpoc , - Разрешение nj . угШ установки -7 > рр- -.ВдВш

11

5%

Рис. 2.48. Диаграмма сигналов в счетчике К561ИЕ19 (а) и присоединение дополнительных элементов, чтобы получить деление на нечетное число (б)

версный выход Q0-Q4 (через буферные инверторы). Счетчик имеет пять входов предварительной записи . (установки) SO-S4, тактовый вход С, вход последовательных данных D, а также вход сброса R. Входами SO-S4 можно воспользоваться, если подать сигнал разрешения установки (высокий уровень) на вход SE.

На рис. 2.48, а приведена диаграмма сигналов па выводах счетчика ИЕ19. Показанная фазировка выходных импульсов Q0-Q4 позволяет строить на базе ИЕ19 каскады деления частоты на число N, где 2<N< <10. Для деления на четное число (N = 2, 4, 6, 8, 10) добавочные элементы не нужны. Тр ебуется только присоединить ко входу D выход Q5 при делении на 10, Q4 - на 8, Q3 -на 6, Q2 -на 4 и Q1 - на 2. При необходимости деления на неч етное число ко входу надо присоединить

через двухвходовый элемент И два выходных сигнала, выбрав их согласно рис. 2.48, б. Максимальная тактовая частота для счетчика 2 МГц, максимальное время установления выходных сигналов - 300 не.

2.9. РЕГИСТРЫ КМОП

Среди многофункциональных микросхем среднего уровня интеграции, выполненных на логических элементах КМОП, популярны четырех, восьми и двенадцатиразрядные регистры. Номенклатура регистров КМОП разных серий сведена в табл. 2.22. Микросхема ИР2 содержит два четырехразрядных последовательных регистра, ИР9 - четырехразрядный, последовательно-параллельный регистр, ИР6 - универсальный двунаправленный весьмиразрядный шинный регистр с последовательным и параллельным входами, Двенадцатиразрядный ре-



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 [ 81 ] 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116