Строительный блокнот Триггеры счетчики и регистры указаны выходные высокие уровни. Выбрав номер выхода N (от О до 15), по строке, где зафиксировано, что на этом выходе появилось напряжение высокого уровня, можем определить, какая цифра соответствует в данной ситуации каждому из шести вышепере-чис.чеиных кодов. В кодах без трех не используются три комбинации, где мало младших единиц В (или наоборот, мало младших нулей Н). Микросхема К564ИД5--это сложный дешифратор, обеспечивающий экономичную работу жидкокристаллического семисегмеитного индикатора (ЖКИ). С помощью этого дешифратора можно строить узлы дисплеев общего применения, настольных и настенных часов, промышленных панельных измерителей, мультиметров, автомобильных приборов. С Л-Е F i 13 . И.П.Э Рис. 2.60. Дешифратор К564ИД5 (a) и его цоколевка (б) Выходные усилите.чи дешифратора позволяют выдавать на индикатор переменное напряжение с амплитудой, в 2 раза превышающей напряжение питания (при этом не требуется включать разделительные конденсаторы). Повышенное напряжение необходимо для больших по размеру индикаторов. На рнс, 2.60, а показана структурная схема дешифратора. Здесь четырехразрядный входной код (А=2°, В = 2, С = 22, Ь=2) подается иа триггеры-защелки, фиксирующие его. Если на входе строба (разрешения) Е подано напряжение высокого уровня, данные будут передаваться от входов А-D далее, к выходам а-g. Напряжение низкого уровня иа входе Е защелкивает данные, кроме того, могут оставаться выбранными соответствующие сегменты индикатора. От входных защелок данные поступают иа схему сдвига уровней, у которой есть дополнительный вход переменного напряжения. Схема сдвига уровня позволяет расширить в сторону отрицательной полярности амплитуду переменного сигнала на индикаторе. С этой целью у микросхемы сделан вход отрицательного напряжения - Uu.ns- С им-
пульсами увеличенной амплитуды работают дешифраторы и семь усилителей сигналов сегментов (а-g). Соответствие изобралеиий на индикаторе входному коду показано в табл. 2.28. Зажигание сегментов осуществляется с помощью входа F, сигнал на котором может перевести выходные сигналы сегментов на высокий или низкий уровни либо подать на них переменные прямоугольные и.мпульсы. B=Z ~ C=Z - HI, £ Un.-пЭ Рис. 2.61. К564ИД5 Подключение ЖКИ к дешифратору Если на входе F - напряжение низкого уровня, на выходах выбираемых сегментов появятся напряжения высокого уровня. При напряжении высокого уровня иа входе F выходные напряжения низкого уровня появятся иа сегментах, которые выбираются с пол?ощью кода иа входах А-D. Поскольку выходы а-g инверсные по отношению ко входу F, переменное напряжение, поданное на вход F, окажется на выходах сегментов в противофазе. На рис. 2.61 показано подключение к дешифратору К564ИД5 семисегмеитного ЖКИ. Амплитуда переменного напряжения на сегменте будет соответствовать сумме U .nc~bUy n3. Выходные сигналы А-D могут иметь ТТЛ-уровнн. Частота переменного сигнала F выбирается ниже верхнего предела частоты для ЖКИ (например, 30...200 Гц). 2.11. АРИФМЕТИЧЕСКИЕ СХЕМЫ КМОП Микросхемы средней интеграции (рис. 2.29) применяются для узлов, выполняющих как простые арифметические .операции, так и вспомогательные логические (например, проверйа на четность). Сумматор ИМ1 может складывать два четырехразрядных двоичных числа. Имеется микросхема для проверки принимаемого кода на четность (СА1), либо для посылки в линию связи служебного разряда контроля четности. С помощью цифрового компаратора ИП2 можно сравнить два четырехразрядных числа. Таблица 2.29. Арифметическо-логические схемы КМОП
Универсальные свойства имеет арифметическо-логическое устройство АЛУ ИПЗ. С помощью кодов управления его можно перевести в режим выполнения одной из 32 функций (16 логических и 16 арифметических, включая вышеупомянутое суммирование; АЛУ имеет такае выход компаратора). Поскольку для увеличения емкости собственно вычислителя (его называют центральное процессорное устройство - ЦПУ) приходится соединять, например, четыре четырехразрядных АЛУ как четыре сумматора, то для обеспечения быстрого параллельного суммирования не-
|